지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 실험
Ⅳ. 결론
참고문헌
저자소개
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
9.4GHz PLL VCO의 설계에 관한 연구 ( A Study on the Design of 9.4GHz PLL VCOs )
대한전자공학회 학술대회
1993 .05
고속 통신 시스템을 위한 40㎓ CMOS 전압 제어 발진기의 설계
전자공학회논문지
2014 .03
Deep Submicron 공정상에서 2.9GHz 주파수 속도를 지니는 Ring VCO와 LC VCO의 구현 및 비교
대한전자공학회 학술대회
2013 .07
USB 3.0을 위한 2.5GHz 주파수 속도를 갖는 LC PLL 구현 및 LC VCO의 Phase Noise 분석
대한전자공학회 학술대회
2013 .11
낮은 VOC 이득 변화를 가지는 다중밴드 VCO의 설계
대한전자공학회 학술대회
2007 .05
버니어 지연 VCO를 이용한 다중위상발생 PLL
전기전자학회논문지
2006 .07
VCO 이득 변화와 주파수 간격 변화를 줄인 DTV용 광대역 CMOS VCO 설계
대한전기학회 학술대회 논문집
2008 .10
0.8㎛ COMS 공정을 이용한 고주파 VCO 설계에 관한 연구 ( A study on VCO with high frequency using 0.8㎛ CMOS process )
대한전자공학회 학술대회
1997 .01
고주파 PLL을 위한 VCO 및 PFD 설계에 관한 연구
전기학회논문지
1998 .11
UWB 응용을 위한 고주파 CMOS VCO 설계 및 제작
한국전자파학회논문지
2007 .02
A 2.4 GHz CMOS LC VCO with Phase Noise Optimization
대한전자공학회 학술대회
2008 .06
A 10.2-GHz LC-VCO for a 28-nm CMOS Transmitter With Nearest VCO-curve Selection Algorithm
JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE
2020 .06
저전력 저잡음 클록 합성기 PLL 설계
대한전기학회 학술대회 논문집
2006 .10
BLE Application을 위한 55nm CMOS 공정의 저전력, 3.8-5.8 GHz Tuning Range를 갖는 LC VCO 설계
대한전자공학회 학술대회
2015 .11
Mobile-DTV 응용을 위한 광대역 주파수 합성기의 설계
전자공학회논문지-SD
2008 .05
광대역 저잡음 CMOS VCO를 위한 Inductor 설계 Issue
한국정보기술학회논문지
2015 .09
고주파 PLL을 위한 고주파 VCO 및 PFD 설계에 관한 연구 ( A Study on the design VCO & PFD for high frequency PLL )
대한전자공학회 학술대회
1998 .01
1.8-GHz 주파수 합성기용 가상 2단 링 CMOS VCO의 설계 및 분석
전자공학회논문지-SC
2001 .11
0