지원사업
학술연구/단체지원/교육 등 연구자 활동을 지속하도록 DBpia가 지원하고 있어요.
커뮤니티
연구자들이 자신의 연구와 전문성을 널리 알리고, 새로운 협력의 기회를 만들 수 있는 네트워킹 공간이에요.
이용수
요약
Abstract
Ⅰ. 서론
Ⅱ. 제안하는 ADC의 전체 구조
Ⅲ. 회로 설계 기법
Ⅳ. 시제품 ADC 성능 측정
Ⅴ. 결론
참고문헌
저자소개
논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!
500MSamples/s 6-비트 CMOS 폴딩-인터폴레이팅 아날로그-디지털 변환기
한국정보통신학회논문지
2004 .11
높은 SFDR을 갖는 2.5 V 10b 120 MSample/s CMOS 파이프라인 A/D 변환기
전자공학회논문지-SC
2002 .07
파이프라인 구조를 가진 고속 고해상도 A/D 변환기 설계에 관한 연구
대한전자공학회 학술대회
1996 .07
비디오 신호처리용 10-bit 40MSample/s 아날로그/디지털 변환기의 설계
대한전자공학회 학술대회
2001 .11
개방루프를 이용한 저전력 2단 8-비트 500Msamples/s ADC
대한전자공학회 학술대회
2003 .07
8-비트 20Ms/s 파이프라인 CMOS 아날로그-디지털 변환기
한국통신학회 학술대회논문집
1999 .07
CMOS 이미지 센서를 위한 A/D 변환기의 설계
대한전기학회 학술대회 논문집
1999 .11
10bit 50MS/s CMOS 파이프라인 아날로그-디지털 변환기
대한전자공학회 학술대회
2003 .07
파이프라인 구조를 가진 고속 고해상도 A / D 변환기 설계에 관한 연구 ( 12-Bit 10-MHz CMOS A / D Converter )
대한전자공학회 토론회
1996 .01
하드디스크 드라이브 읽기 채널용 6bit 800MSample / s 아날로그 / 디지털 변환기의 설계
대한전자공학회 학술대회
2000 .11
저전력 10비트 100MS/S CMOS A/D 변환기 설계
대한전자공학회 학술대회
2003 .11
투스텝 구조를 가진 10비트 40Msample/s 폴딩&인터폴레이팅 아날로그-디지털 변환기
대한전자공학회 학술대회
1999 .11
10비트 100MSamples / s Analog to Digital Converter
대한전자공학회 기타 간행물
2001 .11
새로운 S/H를 이용한 저전력 , 고속 전류모드 파이프라인 CMOS ADC 설계 ( Design of Low-Power , High-Speed Current-Mode Pipelined CMOS ADC Using a New S/H )
한국통신학회논문지
1999 .03
파이프라인 구조를 가진 고해상도 CMOS A/D 변환기를 위한 디지탈 교정 및 보정 회로 ( Digital Correction and Calibration Circuits for a High-Resolution CMOS Pipelined A/D Converter )
전자공학회논문지-A
1996 .06
저전력 전류구동 10비트 CMOS A/D 변환기 설계 ( Design of A Low-Power 10-bit CMOS Current-Mode ADC )
한국통신학회 학술대회논문집
1997 .01
저전력 멀티미디어 응용을 위한 10b 100 MSample/s 1.4 ㎟ 56 ㎽ 0.18 um CMOS A/D 변환기
전자공학회논문지-SD
2005 .12
10 비트 40 MHz 저전력 Cmos 파이프라인 아날로그 / 디지털 변환기 ( A 10 Bit 40 MHz Low-Power Cmos Pipelined A / D Converter )
대한전자공학회 학술대회
1996 .01
CMOS 고속 전류구동 A/D 변환기의 설계
대한전자공학회 학술대회
1995 .06
CMOS 전류구동 고속 A / D 변환기의 설계 ( Design of a CMOS High-Speed Current-Mode Analog-to-Digital Converter )
대한전자공학회 학술대회
1995 .07
0