메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
송창민 (Kumoh National Institute of Technology) 장영찬 (Kumoh National Institute of Technology)
저널정보
한국전기전자학회 전기전자학회논문지 전기전자학회논문지 제24권 제4호
발행연도
2020.12
수록면
55 - 61 (7page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
위상 잡음을 개선하기 위한 출력 신호의 진폭을 제어하는 회로를 가진 10 ㎓ LC 전압 제어 발진기(VCO:voltagecontrolled oscillator)가 제안된다. 제안된 LC VCO를 위한 진폭 제어 회로는 피크 검출 회로, 증폭기, 그리고 전류원 회로로 구성된다. 피크 검출 회로는 2 개의 diode-connected NMOSFET과 하나의 커패시터로 구성되어 출력 신호의 최젓값을 감지함으로 수행된다. 제안하는 진폭 제어 회로를 가진 LC VCO는 1.2 V 공급 전압을 사용하는 55 ㎚ CMOS 공정에서 설계된다. 설계된 LC VCO의 면적은 0.0785 ㎟이다. 제안된 LC VCO에 사용된 진폭 제어 회로는 기존 LC VCO의 출력 신호에서 발생되는 242 ㎷의 진폭 변화를 47 ㎷로 줄인다. 또한, 출력 신호의 peak-to-peak 시간 지터를 8.71 ㎰에서 931 fs로 개선한다.

목차

Abstract
요약
Ⅰ. 서론
Ⅱ. LC VCO의 노이즈 감소 방안
Ⅱ. 진폭 제어 회로를 포함하는 LC VCO
Ⅲ. 결론
References

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0