메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색

논문 기본 정보

자료유형
학술저널
저자정보
금우용 (고려대학교) 유정환 (고려대학교) 손희강 (고려대학교) 김도윤 (고려대학교) 이재성 (고려대학교)
저널정보
한국과학기술원 정보전자연구소 IDEC Journal of Integrated Circuits and Systems IDEC Journal of Integrated Circuits and Systems Vol.9 No.1
발행연도
2023.1
수록면
6 - 11 (6page)

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색

초록· 키워드

오류제보하기
In this work, a 17.5-GHz voltage-controlled oscillator (VCO) integrated with a frequency divider chain of 1/4 division ratio has been designed based on a 65-nm CMOS technology. The VCO is implemented as a LC cross-coupled structure, which includes a 2-bit capacitor bank and switches for coarse frequency tuning and varactors for continuous tuning. The frequency divider chain is composed of a current-mode logic (CML) /4 frequency divider, CML-to-CMOS converter, and 50-Ω driver. The VCO exhibits a frequency tuning range from 16.3 GHz to 20.8 GHz, with -11.3-dBm output power at the center frequency of 17.5 GHz. The frequency divider chain converts the VCO oscillation frequency down to 4.4 GHz with an output power around 0 dBm. The total DC power consumption is 23.8 mW, and the circuit size including the pads is 600 × 700 mm2.

목차

등록된 정보가 없습니다.

참고문헌 (0)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

최근 본 자료

전체보기

댓글(0)

0